A 0.5V 10MHz-to-100MHz 0.47μz power scalable AD-PLL in 40nm CMOS

Yasuyuki Hiraku, Isamu Hayashi, Hayun Chung, Tadahiro Kuroda, Hiroki Ishikuro

    研究成果: Paper査読

    10 被引用数 (Scopus)

    抄録

    This paper presents an ultra-low-voltage and low-power all-digital (AD) PLL. The AD-PLL consists of time-to-digital converter (TDC) combined 8-phase digitally controlled ring oscillator. The proposed AD-PLL eliminates a delay-line based TDC and suited for ultra-low-voltage and low-power operation in wide frequency range. The AD-PLL designed and fabricated in 40nm-CMOS technology operates with power consumption of 45.5μ\ν at 0.5V power supply and 100MHz output frequency. The AD-PLL has power scalability from 10MHz to 100MHz with normalized power consumption lower than 0.47μW/μηz. The core area is 0.037mm2.

    本文言語English
    ページ33-36
    ページ数4
    DOI
    出版ステータスPublished - 2012 12月 1
    イベント2012 IEEE Asian Solid-State Circuits Conference, A-SSCC 2012 - Kobe, Japan
    継続期間: 2012 11月 122012 11月 14

    Other

    Other2012 IEEE Asian Solid-State Circuits Conference, A-SSCC 2012
    国/地域Japan
    CityKobe
    Period12/11/1212/11/14

    ASJC Scopus subject areas

    • ハードウェアとアーキテクチャ
    • 電子工学および電気工学

    フィンガープリント

    「A 0.5V 10MHz-to-100MHz 0.47μz power scalable AD-PLL in 40nm CMOS」の研究トピックを掘り下げます。これらがまとまってユニークなフィンガープリントを構成します。

    引用スタイル