A 1.2Gb/s/pin wireless superconnect based on inductive inter-chip signaling (IIS)

Daisuke Mizoguchi, Yusmeeraz Binti Yusof, Noriyuki Miura, Takayasu Sakurai, Tadahiro Kuroda

    研究成果: Conference article査読

    4 被引用数 (Scopus)

    抄録

    A wireless bus for stacked chips is designed with the interface using inductive coupling with metal spiral inductors. Transceiver circuits for non-return-to-zero signaling are developed. Test chips stacked at a distance of 300μm communicate at data rates of up to 1.2Gb/s/pin. Fabricated in 0.35μm CMOS technology, TX and RX dissipation are 43 and 2.5mW, respectively.

    本文言語English
    ページ(範囲)104-105
    ページ数2
    ジャーナルDigest of Technical Papers - IEEE International Solid-State Circuits Conference
    47
    出版ステータスPublished - 2003 12 1
    イベントDigest of Technical Papers - IEEE International Solid-State Circuits Conference: Visuals Supplement - San Francisco, CA., United States
    継続期間: 2003 2 152003 2 19

    ASJC Scopus subject areas

    • 電子材料、光学材料、および磁性材料
    • 電子工学および電気工学

    フィンガープリント

    「A 1.2Gb/s/pin wireless superconnect based on inductive inter-chip signaling (IIS)」の研究トピックを掘り下げます。これらがまとまってユニークなフィンガープリントを構成します。

    引用スタイル