A Programmable δΣSAR-ADC with charge shuttling technique

Kohei Yamada, Yosuke Toyama, Hiroki Ishikuro

研究成果: Conference contribution

1 被引用数 (Scopus)

抄録

This paper presents an ADC with programmability between SAR-only mode and delta-sigma (δΣassisted mode. The ?assisted mode brings 1st order noise shaping for resolution enhancement. Proposed charge shuttling technique makes it possible to share a charge re-distribution capacitor array for DAC in SAR, feedback DAC, and integrator capacitor in δΣloop and improve the accuracy. The prototype ADC fabricated in 65- nm CMOS achieved SNDR of 44.35 dB at sampling rate of 32 MHz and power consumption of 0.55mW. The SNDR is improved to 62.9dB by δΣassisted mode when the signal bandwidth is 60 kHz.

本文言語English
ホスト出版物のタイトルISOCC 2016 - International SoC Design Conference
ホスト出版物のサブタイトルSmart SoC for Intelligent Things
出版社Institute of Electrical and Electronics Engineers Inc.
ページ51-52
ページ数2
ISBN(電子版)9781467393089
DOI
出版ステータスPublished - 2016 12月 27
イベント13th International SoC Design Conference, ISOCC 2016 - Jeju, Korea, Republic of
継続期間: 2016 10月 232016 10月 26

出版物シリーズ

名前ISOCC 2016 - International SoC Design Conference: Smart SoC for Intelligent Things

Other

Other13th International SoC Design Conference, ISOCC 2016
国/地域Korea, Republic of
CityJeju
Period16/10/2316/10/26

ASJC Scopus subject areas

  • ハードウェアとアーキテクチャ
  • 電子工学および電気工学
  • 器械工学

フィンガープリント

「A Programmable δΣSAR-ADC with charge shuttling technique」の研究トピックを掘り下げます。これらがまとまってユニークなフィンガープリントを構成します。

引用スタイル