Architecture design of versatile recognition processor for sensornet applications

Yuichi Hori, Yuya Hanai, Jun Nishimura, Tadahiro Kuroda

研究成果: Article査読

2 被引用数 (Scopus)

抄録

This article presents the multiobject parallel recognition architecture of a versatile recognition processor (VRP) that detects and recognizes objects from images, videos, sounds, and acceleration signals. It offers eight times better power efficiency than conventional object recognition processors, making it ideal for mobile application platforms and wireless sensor network systems.

本文言語English
論文番号5372155
ページ(範囲)44-57
ページ数14
ジャーナルIEEE Micro
29
6
DOI
出版ステータスPublished - 2009 11月
外部発表はい

ASJC Scopus subject areas

  • ソフトウェア
  • ハードウェアとアーキテクチャ
  • 電子工学および電気工学

フィンガープリント

「Architecture design of versatile recognition processor for sensornet applications」の研究トピックを掘り下げます。これらがまとまってユニークなフィンガープリントを構成します。

引用スタイル